注册 登录 进入教材巡展 进入在线书城
#

出版社:西安电子科技大学出版社

以下为《EDA技术与应用》的配套数字资源,这些资源在您购买图书后将免费附送给您:
  • 西安电子科技大学出版社
  • 9787560645445
  • 142291
  • 47189919-5
  • 16开
  • 232
  • 工学
  • 电子科学与技术
  • TN702
  • 无线电电子学、电讯技术
  • 本专科
内容简介
  本书是电子设计自动化(EDA)技术的基础教材。全书共7章,主要内容包括:EDA技术概述与可编程逻辑器件、工具软件MAX + plusⅡ/QuartusⅡ、工具硬件SOPC简介、VerilogHDL硬件描述语言、VHDL硬件描述语言、程序设计实例、EDA实验及课程设计。
  本书作为电子信息类专业EDA技术基础教材,以基础知识适度与结构体系鲜明为编写原则,注意了各部分知识的活化联系,重点突出,难度适中。考虑到应用型本科院校的特点和实际情况,对例题与习题做了精选,在保证必要的基本训练的基础上,适当降低其难度,努力拓宽知识面,尽量反映最新科技发展概况。本书适合作为高等院校电子信息类专业相关课程的教材,也可作为高职高专院校电子设计自动化课程的教材或参考书,还可作为自学考试或函授教材。本书作者精心制作了配套课件与课程资源可供老师选用(在出版社网站下载)。
目录
第1章 EDA技术概述与可编程逻辑器件
1.1 EDA技术
1.1.1 EDA技术的含义
1.1.2 EDA技术的发展历程
1.1.3 EDA的应用
1.1.4 EDA技术的发展趋势
1.2 EDA软件系统的构成
1.2.1 电子电路设计与仿真工具
1.2.2 PCB设计软件
1.2.3 IC设计软件
1.2.4 PLD设计工具
1.2.5 其他EDA软件
1.3 硬件描述语言
1.3.1 HDL的发展历程
1.3.2 HDL的特点
1.3.3 VHDL系统设计的特点及优势
1.3.4 Verilog HDL的优点
1.4 可编程逻辑器件
1.4.1 可编程逻辑器件概述
1.4.2 PLD的分类
1.4.3 PLD产品介绍
1.4.4 PLD的配置
1.4.5 可编程逻辑器件的发展历史及未来趋势

第2章 工具软件MAx+plus II/Quartus II
2.1 常用软件
2.2 MAX+plus II软件的使用
2.3 MAX+plus II原理图输入使用示例
2.3.1 建立文件
2.3.2 编译环节
2.3.3 功能仿真设计文件
2.3.4 编程下载设计文件
2.4 Quarlus II软件的使用
2.4.1 建立工程
2.4.2 设计输入
2.4.3 电路仿真

第3章 工具硬件SOPC简介
3.1 EDA/SOPC开发系统
3.2 硬件使用验证示例
3.2.1 建立工程
3.2.2 选择器件
3.2.3 新建VHDL文件
3.2.4 编译环节
3.2.5 仿真功能设计文件
3.2.6 编程下载文件
3.2.7 硬件结果观察

第4章 Verilog HDL硬件描述语言
4.1 Verilog的基本语法
4.1.1 简单的Verilog HDL膜块
4.1.2 数据类型及其常量、变量
4.1.3 Verilog HDL操作符
4.1.4 过程语句
4.1.5 赋值语句
4.1.6 块语句
4.1.7 条件语句
4.1.8 选择语句
4.1.9 循环语句
4.2 Verilog HDL的描述风格
4.2.1 结构型描述
4.2.2 数据流型描述
4.2.3 行为型描述
4.3 Verilog HDL的任务与函数
4.3.1 任务(Task)
4.3.2 函数(Function)
4.3.3 任务和函数的联系与区别
4.3.4 系统自定义任务和函数

第5章 VHDL硬件描述语言
5.1 VHDL程序结构
5.1.1 库(LIBRARY)
5.1.2 程序包(PACKAGE)
5.1.3 实体(ENTITY)
5.1.4 结构体(ARCHITECn5RE)
5.1.5 块语句结构(BLOCK)
5.1.6 进程(PROCESS)
5.1.7 子程序(SUBPROGRAM)
5.1.8 配置(CONFIGURATION)
5.2 VHDL语言要素
5.2.1 VHDL文字规则
5.2.2 VHDL数据对象
5.2.3 VHDL数据类型
5.2.4 VHDL操作符
5.3 VHDL顺序语句
5.3.1 赋值语句
5.3.2 流程控制语句
5.3.3 WAIT语句
5.3.4 子程序调用语句
5.3.5 返回语句(RETURN)
5.3.6 空操作语句(NIULL)
5.4 VHDL并行语句
5.4.1 进程语句
5.4.2 块语句
5.4.3 并行信号赋值语句
5.4.4 并行过程调用语句
5.4.5 元件例化语句
5.4.6 类属映射语句
5.4.7 生成语句
5.5 VHDL描述风格
5.5.1 行为描述
5.5.2 数据流描述
5.5.3 结构描述
5.6 仿真
5.6.1 VHDL仿真
5.6.2 VHDL系统级仿真
5.7 综合
5.7.1 VHDL综合
5.7.2 优化技术
5.7.3 调度和分配
5.7.4 综合器

第6章 程序设计实例
6.1 Veritog程序实例
6.1.1 常见组合逻辑电路的设计
6.1.2 常见时序逻辑电路的设计
6.1.3 Verilog综合设计实例
6.2 VHDL程序实例

第7章 EDA实验及课程设计
7.1 课程实验部分
7.1.1 MAX+plus II/Quartus II软件图形设计
实验一 MAX+plus II/Quartus II软件应用
实验二 奇偶检测电路设计
实验三 同步计数器74161的应用
实验四 数据选择器74151的应用
实验五 3→8译码器
7.1.2 MAX+plus II/Quartus II软件VHDL设计
实验六 VHDL欺件设计
实验七 编码器
实验八 数据比较器
实验九 组合逻辑电路的VHDL描述
实验十 计数器
实验十一 数字时钟
7.2 课程设计部分
设计一 BCD码加法器
设计二 四位全加器
设计三 出租车计费器
设计四 数字秒表
设计五 交通灯控制器
设计六 四人抢答器
设计七 四位并行乘法器
设计八 步长可变的加减法计数器
设计九 VGA彩条发生器

附录 试验箱接口资源I/O对照表
参考文献