注册 登录 进入教材巡展 进入在线书城
#
  • #

出版时间:2018年12月

出版社:机械工业出版社

以下为《基于VHDL的数字系统设计方法》的配套数字资源,这些资源在您购买图书后将免费附送给您:
  • 机械工业出版社
  • 9787111611332
  • 1-1
  • 227314
  • 49239171-9
  • 平装
  • 16开
  • 2018年12月
  • 500
  • 504
  • 工学
  • 电子科学与技术
  • TP301.2
  • 电子科学与技术
  • 本科
作者简介
William J. Dally 斯坦福大学工程系Willard R.和Inez Kerr Bell教授、NVIDIA公司首席科学家、美国国家工程院院士、IEEE/ACM/美国艺术与科学学院会员。他获得了许多荣誉,包括ACM Eckert-Mauchly奖,IEEE Seymour Cray奖和ACM Maurice Wilkes奖。 R. Curtis Harting 谷歌的软件工程师,拥有斯坦福大学博士学位。他于2007年毕业于杜克大学获得学士学位,主修电气与计算机工程和计算机科学。在2009年,他从斯坦福大学获得硕士学位。 Tor M. Aamodt 不列颠哥伦比亚大学电气与计算机工程系副教授。他与研究生一起开发了GPGPU-Sim模拟器。他的三篇关于通用GPU结构的论文已被选中作为IEEE杂志的“热门精选”,一篇作为美国计算机协会(ACM)杂志通信方向的“研究热点”。在2012 - 2013年度休假期间他是斯坦福大学计算机科学系客座副教授,从2004年至2006年,他在NVIDIA公司工作,研究GeForce 8系列GPU的内存系统架构(“帧缓冲器”)。
查看全部
内容简介
本书作为数字电路设计著作,为读者提供了一个系统级的视角,并为他们理解、分析和设计数字系统提供了相关资料和工具。它教授当前工业界数字系统设计中所需的硬件描述语言(VHDL)和现代CAD工具使用相关的技能。特别注意系统级问题,包括分解和划分数字系统、接口设计和接口时序,也涉及需要深入理解的相关问题,如时序分析、亚稳态和同步性。当然,本书还涵盖了组合和时序逻辑电路的人工设计。
目录
出版者的话本书赞誉译者序前言致谢作者简介第一部分引言第1章数字信息简述1 1数字信号1 2数字信号噪声容限1 3数字信号表示复杂数据1 4数字逻辑函数1 5数字电路与系统的硬件描述语言(VHDL)1 6系统中的数字逻辑总结文献解读练习第2章数字系统设计实践2 1设计过程2 2数字系统由芯片和电路板组成2 3计算机辅助设计工具2 4摩尔定律和数字系统发展总结文献解读练习第二部分组合逻辑第3章布尔代数3 1原理3 2内容3 3对偶函数3 4标准型3 5从方程式到逻辑门3 6硬件描述语言中的布尔表达式总结文献解读练习第4章CMOS逻辑电路4 1开关逻辑4 2MOS晶体管的开关模型4 3CMOS门电路总结文献解读练习第5章CMOS电路的延时和功耗5 1CMOS静态延时5 2大负载下的驱动扇出5 3逻辑努力的扇入5 4延时计算5 5延时优化5 6导线延时5 7CMOS电路的功耗总结文献解读练习第6章组合逻辑电路6 1组合逻辑6 2闭包6 3真值表、最小项、“与”门标准形式6 4“与”电路的蕴含项6 5卡诺图6 6封装函数6 7从封装转变为门6 8不完全的指标函数6 9实现和之积6 10冒险总结文献解读练习第7章组合逻辑电路的VHDL描述7 1基本数字电路的VHDL描述7 2素数电路的测试文件7 3七段译码器总结文献解读练习第8章组合逻辑电路基本单元8 1多位标记8 2译码器8 3多路复用器8 4编码器8 5仲裁器和优先编码器8 6比较器8 7移位器8 8ROM8 9读/写存储器8 10可编程逻辑阵列8 11数据表8 12知识产权模块总结文献解读练习第9章组合逻辑电路设计实例9 1倍三电路9 2明天电路9 3优先级仲裁器9 4井字游戏电路总结练习第三部分算术运算电路第10章算术运算电路10 1二进制数10 2二进制加法10 3负数和减法10 4乘法器10 5除法总结练习第11章定点数和浮点数11 1误差的表示:准度、精度和分辨率11 2定点数11 3浮点数总结文献解读练习第12章快速运算电路12 1超前进位12 2Booth重编码12 3华莱士树12 4综合注意事项总结文献解读练习第13章算术运算电路设计实例13 1复数乘法器13 2定点格式和浮点格式之间的转换13 3FIR滤波器总结文献解读练习第四部分同步时序逻辑第14章时序逻辑14 1时序电路14 2同步时序电路14 3交通灯控制器14 4状态分配14 5有限状态机的实现14 6有限状态机的VHDL实现总结文献解读练习第15章时序约束15 1传播延时和污染延时15 2触发器15 3建立时间和保持时间约束15 4时钟偏移的影响15 5时序示例15 6时序和逻辑综合总结文献解读练习第16章数据通路的时序逻辑16 1计数器16 2移位寄存器16 3控制和数据划分总结练习第17章分解有限状态机17 1闪光器设计17 2交通信号灯控制器总结练习第18章微代码18 1简单的微代码状态机18 2指令序列18 3多路分支18 4多种指令类型18 5微代码子程序18 6简单的计算器总结文献解读练习第19章时序示例19 13分频计数器19 2SOS检测器19 3井字棋游戏19 4赫夫曼编码器/解码器总结文献解读练习第五部分实践设计第20章验证和测试20 1设计验证20 2测试总结文献解读练习第六部分系统级设计第21章系统级设计21 1系统设计过程21 2设计规范21 3划分总结文献解读练习第22章接口和系统级时序22 1接口时序22 2接口划分和选择22 3串行和打包接口22 4同步时序22 5时序表22 6接口和时序示例总结练习第23章流水线23 1普通流水线23 2流水线示例23 3逐位进位加法器流水线结构设计示例23 4流水线停滞23 5双重缓冲23 6负载平衡23 7可变负载23 8资源共享总结文献解读练习第24章互连24 1抽象互连24 2总线24 3交叉开关24 4互连网络总结文献解读练习第25章存储系统25 1存储基元25 2位片和堆存储器25 3交叉存储器25 4高速缓存总结文献解读练习第七部分异步逻辑第26章异步时序电路26 1流表分析26 2流表综合:触发电路26 3竞争和状态赋值总结文献解读练习第27章触发器27 1锁存器内部结构27 2触发器的内部结构27 3CMOS锁存器和触发器27 4锁存器的流表27 5D触发器的流表综合总结文献解读练习第28章亚稳态和同步故障28 1同步故障28 2亚稳态28 3进入并且留在非法状态的可能性28 4亚稳态的验证总结文献解读练习第29章同步器的设计29 1同步器的用途29 2强力同步器29 3多比特信号问题29 4FIFO同步器总结文献解读练习附录VHDL编码风格和语法指南附录AVHDL编码风格附录BVHDL语法指南参考文献